TAILIEUCHUNG - Thiết Bị Đầu Cuối Thông Tin - Vũ Đức Thọ phần 9

Trong trường hợp ghép kênh phân chia tần số này, môi trường truyền dẫn được chia thành các phần có tần số khác nhau. Trong ghép kênh phân chia thời gian người ta cũng sử dụng cách chia theo thời gian. | . Đa Bus Trọng các máy tính lớn hơn máy vi tính nếú vẫn dùng Bus đon thì lưu lượng thững tin sẽ qụá tải nó vậy nên cẩn đến da Bus. Nhiều chương trình lưu giữ cùng lúc trong bộ nhá chỉnh Một chương trình đang chạy khi cần ưao đổi số liệu với thiết bị đầu cụối thì phải tạm ngừng và đợi nhưng máy tính khổng ngừng nó chuyển sang chạy chương ưình khác CPU biết rỗ nó đang ở đâu trong mỏi chương trinh đồng hành đổ. Logic Điếu khiển Thiết bị vàũ ra ngoại vi Hình 13-2ạ Tỏ chúc cửa máy tính IBM đa Bus . Cac PPU khác Hình 13-2b Tổ chức song song của máy tính đa Bus . 122 Hai hình 13-2 là cấu trúc đa Bus. Trong hình 13-2a kênh ghép Multiplexe channel và kốnh chọn selector channel đều là các bộ xử lí chuyên trách việc vào ra. Kênh ghép xừ lí nhóm các TBĐC ttíc độ chậm. Kênh chọn xử lí nhóm các TBĐC tốc độ nhanh. Trong hình 13-2b đơn vị xử lí ngoại vi TBĐC PPU là các bô xử lí chuyôn trách việc vào ra nó có chương trình riêng và bộ nhớ riêng để phục vụ một TBĐC chì định. . Vận hành Bus a Vận hành Bus đồng bộ hình 13-3 lcycle tcycte Afi ss Ố Address stable lines X X Address stable WRITE Data stable lines X X Dalals placed on data lines by peripheral Data is placed on data lines by CPU Hình 13-3 Định thời vận hành Bus đổng bộ. - CPU chọn thiết bị đầu cuối bằng đặt địa chỉ của nó lên Bus địa chỉ - Nếu đọc CPU đưa ra lệnh READ nếu viết CPU đưa ra WRITE - Thiết bị đầu cuối được chọn dể ưao đổi số liệu với CPU phải hưởng ứng đáp ứng lại ưong khoảng thời gian cố định mà CPU đã thiết lập. Nếu đọc TBĐC phải đưa ngay số liệu ra Bus dữ liệu và duy trì số liệu ổn định khi READ tích cực nếu READ hết tích cực thì ngắt mạch ba ữạng thái. Nếu viết TBĐC phải tiếp nhận xong dữ liệu trước khi WRITE hết tích cực. b Vận hành Bus dị bộ hình 13-4 bạn ệnh 0 được v động dầi Address lines I__I CPU đợi TBĐC I _ WRITE DATA VALID OR RECEIVED Data lines Data valid Hlnh 13-4 Định thời vân hành Bus dị bộ. 123 Nếu TBĐC không đủ nhanh thường yêu cầu vận hành Bus dị bộ. Khi này không phải CPU mà chính

TAILIEUCHUNG - Chia sẻ tài liệu không giới hạn
Địa chỉ : 444 Hoang Hoa Tham, Hanoi, Viet Nam
Website : tailieuchung.com
Email : tailieuchung20@gmail.com
Tailieuchung.com là thư viện tài liệu trực tuyến, nơi chia sẽ trao đổi hàng triệu tài liệu như luận văn đồ án, sách, giáo trình, đề thi.
Chúng tôi không chịu trách nhiệm liên quan đến các vấn đề bản quyền nội dung tài liệu được thành viên tự nguyện đăng tải lên, nếu phát hiện thấy tài liệu xấu hoặc tài liệu có bản quyền xin hãy email cho chúng tôi.
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.