TAILIEUCHUNG - Adaptive Techniques for Dynamic Processor Optimization_Theory and Practice Episode 1 Part 8

Tham khảo tài liệu 'adaptive techniques for dynamic processor optimization_theory and practice episode 1 part 8', kỹ thuật - công nghệ, cơ khí - chế tạo máy phục vụ nhu cầu học tập, nghiên cứu và làm việc hiệu quả | Chapter 6 Dynamic Voltage Scaling with the XScale Embedded Microprocessor 129 As a concrete example assume the processor is running at 1 GHz and VDD V. If half of the cycles are stalls waiting for the bus as determined by a combination of the total clock count instructions executed and data dependency stall or bus request counts the VDD can be adjusted to V see Figure and the core frequency reduced to 500 MHz. Useful work is then performed in a greater number of the fewer overall core clock cycles. Referring to Figure the power savings is nearly 50 with the same work finished in the same amount of time. Dynamic Voltage Scaling on the XScale Microprocessor This section describes experimental results running DVS on the 180 nm XScale microprocessor. The value of DVS is evident in Figure . Here the 80200 microprocessor is shown functioning across a power range from 10 mW in idle mode up to W at 1 GHz clock frequency. The idle mode power is dominated by the PLL and clock generation unit. The processor core includes the capacity to apply reverse-body bias and supply collapse 10 11 to the core transistors for fully state-retentive powerdown. The microprocessor core consumes 100 W in the low standby Drowsy mode 12 . The PLL and clock divider unit must be restarted when leaving Drowsy mode. When running with a clock frequency of 200 MHz the VDD can be reduced to 700 mV providing power dissipation less than 45 mW. Time arbitrary scale Figure The value of dynamic voltage scaling is evident from this plot of the 80200 power and VDD voltage over time. The power lags due to the latency of the measurement and time averaging. 130 Lawrence T. Clark Franco Ricci William E. Brown Running DVS To demonstrate DVS on the XScale a synthetic benchmark programmed using the LRH demonstration board is used here. The onboard voltage regulator is bypassed and a daughter-card using a Lattice GAL22v10 PLD controller and a Maxim MAX 1855 DC-DC converter .

TỪ KHÓA LIÊN QUAN
TAILIEUCHUNG - Chia sẻ tài liệu không giới hạn
Địa chỉ : 444 Hoang Hoa Tham, Hanoi, Viet Nam
Website : tailieuchung.com
Email : tailieuchung20@gmail.com
Tailieuchung.com là thư viện tài liệu trực tuyến, nơi chia sẽ trao đổi hàng triệu tài liệu như luận văn đồ án, sách, giáo trình, đề thi.
Chúng tôi không chịu trách nhiệm liên quan đến các vấn đề bản quyền nội dung tài liệu được thành viên tự nguyện đăng tải lên, nếu phát hiện thấy tài liệu xấu hoặc tài liệu có bản quyền xin hãy email cho chúng tôi.
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.