TAILIEUCHUNG - Đề cương chi tiết học phần Kỹ thuật PLD & ASIC

Học phần cung cấp kiến thức về tối thiểu hoá hàm logic, các phương pháp biểu diễn, thiết kế mạch dãy, thiết kế dùng vi mạch (ROM, PLA, GAL, MUX .), thiết kế các mạch logic tổ hợp, các mạch tuần tự, các loại thanh ghi bộ đếm . Từ đó hướng dẫn lập trình các hệ thống số bằng ngôn ngữ VHDL. | TRƯỜNG ĐẠI HỌC KINH TẾ - KỸ THUẬT CÔNG NGHIỆP KHOA ĐIỆN TỬ BỘ MÔN KỸ THUẬT ĐIỆN TỬ ĐỀ CƯƠNG CHI TIẾT HỌC PHẦN KỸ THUẬT PLD amp ASIC 1. THÔNG TIN CHUNG Tên học phần tiếng Việt KỸ THUẬT PLD amp ASIC Tên học phần tiếng Anh PLD amp ASIC TECHNIQUES Mã môn học Khoa Bộ môn phụ trách KỸ THUẬT ĐIỆN TỬ Giảng viên phụ trách chính Ninh Văn Thọ Email nvtho@ GV tham gia giảng dạy Đặng Khánh Toàn Ninh Văn Thọ Số tín chỉ 3 39 12 45 90 Số tiết Lý thuyết 39 Số tiết TH TL 12 39 12 2 15 tuần x 3 tiết tuần Số tiết Tự học 45 Tính chất của học phần Bắt buộc Học phần tiên quyết Không Học phần học trước Không Các yêu cầu của học phần Sinh viên có tài liệu học tập 2. MÔ TẢ HỌC PHẦN Học phần cung cấp kiến thức về tối thiểu hoá hàm logic các phương pháp biểu diễn thiết kế mạch dãy thiết kế dùng vi mạch ROM PLA GAL MUX. thiết kế các mạch logic tổ hợp các mạch tuần tự các loại thanh ghi bộ đếm . Từ đó hướng dẫn lập trình các hệ thống số bằng ngôn ngữ VHDL. 3. MỤC TIÊU CỦA HỌC PHẦN ĐỐI VỚI NGƯỜI HỌC Kiến thức Nắm được kiến thức cơ bản về tối thiểu hoá hàm logic các phương pháp biểu diễn và thiết kế mạch dãy thiết kế dùng vi mạch ROM PLA GAL MUX. . Hiểu các hệ thống số 1 có thể lập trình được giới thiệu về ngôn ngữ lập trình phần cứng VHDL để lập trình hệ thống số cách lập trình cho các mạch logic tổ hợp cách lập trình cho các mạch tuần tự như các loại thanh ghi bộ đếm. Kỹ năng Vận dụng các kiến thức cơ bản về Kỹ thuật PLD và ASIC nhằm thiết kế các hệ thống số lập trình sử dụng ngôn ngữ VHDL để lập trình hệ thống số cách lập trình cho các mạch tổ hợp cách lập trình cho các mạch tuần tự. Thiết kế một hệ thống ASIC từ mức thiết kế luận lý cho tới mức thiết kế vật lý. Sử dụng ngôn ngữ mô tả phần cứng Verilog và các môi trường thiết kế vi mạch. Tạo một mô-đun chức năng hoặc một thiết kế ASIC đơn giản. Phân tích sửa đổi và tối ưu cho các vấn đề xảy ra trong quá trình thực hiện thiết kế. Phẩm chất đạo đức và trách nhiệm Rèn luyện tính chủ động tích cực học tập và tự .

TỪ KHÓA LIÊN QUAN
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.