TAILIEUCHUNG - Báo cáo hóa học: " Research Article Prerouted FPGA Cores for Rapid System Construction in a Dynamic Reconfigurable System"

Tuyển tập báo cáo các nghiên cứu khoa học quốc tế ngành hóa học dành cho các bạn yêu hóa học tham khảo đề tài: Research Article Prerouted FPGA Cores for Rapid System Construction in a Dynamic Reconfigurable System | Hindawi Publishing Corporation EURASIP Journal on Embedded Systems Volume 2007 Article ID 41867 7 pages doi 2007 41867 Research Article Prerouted FPGA Cores for Rapid System Construction in a Dynamic Reconfigurable System Timothy F. Oliver and Douglas L. Maskell Centre for High Performance Embedded Systems CHiPES School of Computer Engineering Nanyang Technology University Singapore 639798 Received 28 April 2006 Revised 12 October 2006 Accepted 18 October 2006 Recommended by Marco Platzner A method of constructing prerouted FPGA cores which lays the foundations for a rapid system construction framework for dynamically reconfigurable computing systems is presented. Two major challenges are considered how to manage the wires crossing a core s borders and how to maintain an acceptable level of flexibility for system construction with only a minimum of overhead. In order to maintain FPGA computing performance it is crucial to thoroughly analyze the issues at the lowest level of device detail in order to ensure that computing circuit encapsulation is as efficient as possible. We present the first methodology that allows a core to scale its interface bandwidth to the maximum available in a routing channel. Cores can be constructed independently from the rest of the system using a framework that is independent of the method used to place and route primitive components within the core. We use an abstract FPGA model and CAD tools that mirror those used in industry. An academic design flow has been modified to include a wire policy and an interface constraints framework that tightly constrains the use of the wires that cross a core s boundaries. Using this tool set we investigate the effect of prerouting on overall system optimality. Abutting cores are instantly connected by colocation of interface wires. Eliminating run-time routing drastically reduces the time taken to construct a system using a set of cores. Copyright 2007 T. F. Oliver and D. L. Maskell. This is .

TÀI LIỆU LIÊN QUAN
TAILIEUCHUNG - Chia sẻ tài liệu không giới hạn
Địa chỉ : 444 Hoang Hoa Tham, Hanoi, Viet Nam
Website : tailieuchung.com
Email : tailieuchung20@gmail.com
Tailieuchung.com là thư viện tài liệu trực tuyến, nơi chia sẽ trao đổi hàng triệu tài liệu như luận văn đồ án, sách, giáo trình, đề thi.
Chúng tôi không chịu trách nhiệm liên quan đến các vấn đề bản quyền nội dung tài liệu được thành viên tự nguyện đăng tải lên, nếu phát hiện thấy tài liệu xấu hoặc tài liệu có bản quyền xin hãy email cho chúng tôi.
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.