Đang chuẩn bị nút TẢI XUỐNG, xin hãy chờ
Tải xuống
PLC là từ viết tắt của Programable Logic Controller, đây là thiết bị điều khiển logic lập trình được, nó cho phép thực hiện linh hoạt các thuật toán điều khiển logic thông qua một ngôn ngữ lập trình. | Đồ án Điều khiển Logic CHƯƠNG I GIỚI THIỆU VỀ PLC S7-200 PLC là từ viết tắt của Programable Logic Controller đây là thiết bị điều khiển logic lập trình được nó cho phép thực hiện linh hoạt các thuật toán điều khiển logic thông qua một ngôn ngữ lập trình. S7-200 là thiết bị của hãng Siemens cấu trúc theo kiểu modul có các modul mở rộng.Thành phấn cơ bản của S7-200 là khối vi xử lý CPU212 hoặc CPU214. 1 Cấu trúc của CPU212 gồm ư 512 từ đơn Word để lưu chương trình thuộc miền bộ nhớ ghi đọc được và không bị mất dữ liệu nhờ có giao diện với EEPROM. Vùng này gọi là vùng nhớ Nonvolatile. ư 512 từ đơn để lưu dữ liệu trong đó có 100 thuộc vùng nhớ ghi đọc thuộc miền Non-volatile. ư 8 cổng vào logic và 6 cổng ra logic và có thể ghép nối thêm 2 modul để mở rộng thêm các cổng logic vào ra . ư Tổng số cổng vào ra cực đại là 64 cổng vào và 64 cổng ra. ư 64 bộ tạo thời gian trễ trong đó có 2 timer có độ phân giải 1ms 6 timer có độ phân giải 10ms 54 timer có độ phân giải 100ms. ư 64 bộ đếm được chia làm 2 loại một loại chỉ đếm lên CTU một loại vừa đếm lên vừa đếm xuống CTUD . 386 bit nhớ đặc biệt dùng làm các bit trạng thái hoặc các bit đặc chế độ làm việc. Có các chế độ ngắt ngắt truyền thông ngắt theo sườn xung ngắt theo thời gian và ngắt báo hiệu của bộ đếm tốc độ cao 2kHz . Dữ liệu không bị mất trong khoảng thời gian 50 giờ kể từ khi PLC bị mất điện. 2 Cấu trúc của CPU214 gồm 2018 từ đơn word để lưu chương trình thuộc miền bộ nhớ đọc ghi được và không bị_mất dữ liệu nhờ có giao diện với EEPROM. Vùng nhớ này gọi là vùng nhớ Non-volatile. 2018 từ đơn để lưu dữ liệu trong đó có 512 từ nhớ đầu đọc ghi thuộc miền Non-volatile. 14 cổng vào logic và 10 cổng ra logic và có thể ghép nối thêm 7 modul để mở rộng số cổng vào ra. Tổng số cổng vào ra cực đại là 64 cổng vào và 64 cổng ra. SVTH Trương Hoàng Anh Trang Đồ án Điều khiển Logic 128 bộ tạo thời gian trễ trong đó có 4 Timer có độ phân giải 1 ms 16 Timer có độ phân giải 10 ms và 108 Timer có độ phân giải là 100 ms. 128 bộ đếm .