Đang chuẩn bị liên kết để tải về tài liệu:
Bài giảng điện tử số part 10

Đang chuẩn bị nút TẢI XUỐNG, xin hãy chờ

Các lớp phản sắt từ (ví dụ Cr) hay phi từ (ví dụ Cu) đóng vai trò ngăn cách giữa các lớp sắt từ, khiến cho mômen từ của các lớp sắt từ phải có sự định hướng khác nhau sao cho có sự cân bằng về từ độ. Sự tác động của từ trường ngoài dẫn đến việc thay đổi sự định hướng của mômen từ ở mỗi lớp, dẫn đến sự thay đổi về dòng dẫn của các spin phân cực, và dẫn đến sự thay đổi về điện trở suất | Chương 5. Hệ tuần tự Trang 117 Để tạo thanh ghi nhiều bit người ta ghép nhiều DFF lại với nhau theo qui luật như sau - Ngõ ra của DFF đứng trước được nối với ngõ vào DATA của DFF sau Di 1 Qi thanh ghi có khả năng dịch phải. - Hoặc ngõ ra của DFF đứng sau được nối với ngõ vào DATA của DFF đứng trước Di Qi 1 thanh ghi có khả năng dịch trái. 2. Phân loại Phân loại theo số bit dữ liệu lưu trữ 4 bit 5 bit 8 bit 16 bit 32 bit. Đối với thanh ghi lớn 8 bit người ta không dùng họ TTL mà dùng họ CMOS. Phân loại theo hướng dịch chuyển dữ liệu trong thanh ghi - Thanh ghi dịch trái. - Thanh ghi dịch phải. - Thanh ghi vừa dời phải vừa dời trái. Phân loại theo ngõ vào dữ liệu - Ngõ vào dữ liệu nối tiếp. - Ngõ vào dữ liệu song song Song song không đồng bộ song song đồng bộ. Phân loại theo ngõ ra - Ngõ ra nối tiếp. - Ngõ ra song song. - Ngõ ra vừa nối tiếp vừa song song. 3. Nhập dữ liệu vào FF Nhập dữ liệu vào FF bằng chân Preset Pr xem hình 5.15 - Khi Load 0 Cổng NAND 3 và 2 khóa ngõ vào Pr Clr 1 FF tự do dữ liệu A không nhập vào được FF. - Khi Load 1 Cổng NAND 2 và 3 mở ta có Pr A Clr A. Nếu A 0 Pr 1 Clr 0 Q A 0. Nếu A 1 Pr 0 Clr 1 Q A 1. Vậy Q A dữ liệu A được nhập vào FF. Tuy nhiên cách này phải dùng nhiều cổng logic không kinh tế và phải dùng chân Clr là chân xóa nên phải thiết kế xóa đồng bộ. Để khắc phục những nhược điểm đó dùng mạch như trên hình 5.16 - Chân Clr để trống tương đương với mức logic 1. - Khi Load 0 cổng NAND khóa Pr Clr 1 FF tự do. Dữ liệu không được nhập vào FF. - Khi Load 1 cổng NAND mở Pr A . Giả sử ban đầu Q 0. Nếu A 0 Pr 1 Clr 1 Q Q0 0. Nếu A 1 Pr 0 Clr 1 Q 1. Vậy Q A Dữ liệu A được nhập vào FF. Chú ý Phương pháp này đòi hỏi trước khi nhập phải xóa FF về 0. Pr Clr Ọ----ọ- Load Ậ1 Hình 5.15 Pr Clr Ọ----V Load Hình 5.16 Bài giảng ĐIỆN TỬ SÓ 1 Trang 118 Ví dụ Xét một thanh 4 bit có khả năng dời phải hình 5.17 . Hình 5.17. Thanh ghi dịch phải Trong đó - DSR Data Shift Right Ngõ vào Data nối tiếp ngõ vào dịch phải . - Q1 Q2 Q3 Q4 các ngõ ra song song. Để giải

TAILIEUCHUNG - Chia sẻ tài liệu không giới hạn
Địa chỉ : 444 Hoang Hoa Tham, Hanoi, Viet Nam
Website : tailieuchung.com
Email : tailieuchung20@gmail.com
Tailieuchung.com là thư viện tài liệu trực tuyến, nơi chia sẽ trao đổi hàng triệu tài liệu như luận văn đồ án, sách, giáo trình, đề thi.
Chúng tôi không chịu trách nhiệm liên quan đến các vấn đề bản quyền nội dung tài liệu được thành viên tự nguyện đăng tải lên, nếu phát hiện thấy tài liệu xấu hoặc tài liệu có bản quyền xin hãy email cho chúng tôi.
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.