Đang chuẩn bị liên kết để tải về tài liệu:
Hệ thống điều khiển PLC part 7

Đang chuẩn bị nút TẢI XUỐNG, xin hãy chờ

S7-300 có 5 bộ thời gian Timer khác nhau. Tất cả 5 loại Timer này cùng bắt đầu tạo thời gian trễ tín hiệu kể từ thời điểm có s−ờn lên của tín hiệu đầu vào , tức là khi có tín hiệu đầu vào U(t) chuyển trạng thái từ logic "0" lên logic"1", đ−ợc gọi là thời điểm Timer đ−ợc kích. | 2 Hàm trừ hai số thực Khi tín hiệu vào I0.0 1 đầu ra Q4.0 1 và hàm sẽ thực hiện trừ hai số thực MD0 - MD4. Kết quả đuợc cất vào MD10. Trong truờng hợp tín hiệu vào I0.0 0 đầu ra Q4.0 0 và hàm sẽ không thực hiện chức năng. FBD LAD STL SUB_R 10.0 EN NDO - INI OUT -ND10 04.0 ND 4 - IN2 ENO 10.ũ SUB_R Q4 ũ en E1I0 HD0-IN1 ŨUT-1II 1Ũ HD4- M2 A I 0.0 JNB _001 L ND 0 L ND 4 -R T ND 10 AN ŨV SAVE CLR _001 A ER 0 4.0 Hình 4-21 Khối thực hiện chức năng trừ hai số thực. Dữ liệu vào và ra EN BOOL IN1 REAL IN2 REAL OUT REAL ENO BOOL 3 Nhân hai số thực Khi tín hiệu vào I0.0 1 đầu ra Q4.0 1 và hàm sẽ thực hiện nhân hai số thực MD0 . MD4. Kết quả đuợc cất vào MD10. FBD LAD STL MOL_R IŨ.Ũ-EN roo - INI OUT -roiũ 04.0 ỈE4 - IN2 ENO lũ.ũ MOL_R 04.0 EN ENŨ KD0-IH1 OUT-kdiũ MD4-IN2 A I ũ.ũ JNB _001 L ND Ũ L ND 4 R T ND lũ AN ov SAVE CLR 001 A BR Q 4.0 Hình 4-22 Khối thực hiện chức năng nhân hai số thực. Trong truờng hợp tín hiệu vào I0.0 0 đầu ra Q4.0 0 và hàm sẽ không thực hiện chức năng. Dữ liệu vào và ra Lập trình với SPS S7-300 67 EN BOOL IN1 REAL IN2 REAL OUT REAL ENO BOOL 4 Chia hai số thưc Khi tín hiệu vào I0.0 1 đầu ra Q4.0 1 và hàm sẽ thực hiện chia hai số thực MD0 MD4. Kết quả đuợc cất vào MD10. Trong truờng hợp tín hiệu vào I0.0 0 đầu ra Q4.0 0 và hàm sẽ không thực hiện chức năng. FBD LAD STL DIV.R ID.D DIV R Q4.0 A I ũ.ũ JNB _ũũl L MD 0 lũ.ũ Eli en ENŨ 0 L MD 4 HDD INI ŨUT-MD1Ũ Q4.Ũ roo-INl ŨUT-IỈD1O R T MD 10 MD4 - IN2 ENŨ M4-IN2 AM ŨV SAVE CLR _001 A BR 0 4.0 Hình 4-23 Khối thực hiện chức năng nhân hai số thực Dữ liệu vào và ra EN BOOL IN1 REAL IN2 REAL OUT REAL ENO BOOL 5 Hàm lấy giá tri tuyệt đối ABS 68 Lập trình với SPS S7-300 Khi tín hiệu vào I0.0 1 đầu ra Q4.0 1 và hàm sẽ thực hiên chức năng lấy gía trị tuyệt đối của MD8 rồi cất vào MD12 Khi tín hiệu vao I0.0 0 đầu ra Q4.0 0 và hàm sẽ không thực hiện chức năng. FBD LAD STL ABS 10.Ũ-EN OUT-ND 12 04.0 ND 8 - IN ENO 10.0 ABS 04.0 EN ENÚ 0 HD8- ỊỊỊ OPT - 12 A I 0.0 JNB _001 L ND 8 AES T ND 12 SET SAVE CLR _001 A BR Q 4.0

TAILIEUCHUNG - Chia sẻ tài liệu không giới hạn
Địa chỉ : 444 Hoang Hoa Tham, Hanoi, Viet Nam
Website : tailieuchung.com
Email : tailieuchung20@gmail.com
Tailieuchung.com là thư viện tài liệu trực tuyến, nơi chia sẽ trao đổi hàng triệu tài liệu như luận văn đồ án, sách, giáo trình, đề thi.
Chúng tôi không chịu trách nhiệm liên quan đến các vấn đề bản quyền nội dung tài liệu được thành viên tự nguyện đăng tải lên, nếu phát hiện thấy tài liệu xấu hoặc tài liệu có bản quyền xin hãy email cho chúng tôi.
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.