Đang chuẩn bị liên kết để tải về tài liệu:
Digital design width CPLD Application and VHDL - Chapter 5

Đang chuẩn bị nút TẢI XUỐNG, xin hãy chờ

Combinational Logic Functions Anumber các chức năng logic tổ hợp tiêu chuẩn đã được phát triển cho kỹ thuật số mạch đại diện nhiều trong những nhiệm vụ hữu ích mà có thể được thực hiện với kỹ thuật số mạch. Bộ giải mã phát hiện sự hiện diện của các quốc gia nhị phân cụ thể và có thể kích hoạt các mạch khác dựa trên các giá trị đầu vào của họ hoặc có thể chuyển đổi một mã số đầu vào cho một mã đầu ra khác nhau. mã hóa tạo ra một nhị phân hoặc thập phân mã hóa nhị phân. | CHAPTER lllllllilinMlll llllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllllll Combinational Logic Functions OUTLINE CHAPTER OBJECTIVES 5.1 Decoders 5.2 Encoders 5.3 Multiplexers 5.4 Demultiplexers 5.5 Magnitude Comparators 5.6 Parity Generators and Checkers Upon successful completion of this chapter you will be able to Design binary decoders using logic gates. Create decoder designs in MAX PLUS II using Graphic Design Files or VHDL. Create MAX PLUS II simulation files to verify the operation of combinational circuits. Design BCD-to-seven-segment and hexadecimal-to-seven-segment decoders including special features such as ripple blanking using VHDL and Graphic Design Files in MAX PLUS II. Use MAX PLUS II Graphic Design Files and VHDL to generate the design for a 3-bit binary and a BCD priority encoder. Describe the circuit and operation of a simple multiplexer and program these functions in VHDL. Draw logic circuits for multiplexer applications such as single-channel data selection multibit data selection waveform generation and timedivision multiplexing TDM . Describe demultiplexer circuits and program them using VHDL. Define the operation of a CMOS analog switch and its use in multiplexers and demultiplexers. Define the operation of a magnitude comparator and program its function in VHDL. Explain the use of parity as an error-checking system and draw simple parity-generation and checking circuits. A number of standard combinational logic functions have been developed for digital circuits that represent many of the useful tasks that can be performed with digital circuits. Decoders detect the presence of particular binary states and can activate other circuits based on their input values or can convert an input code to a different output code. Encoders generate a binary or binary coded decimal BCD code corresponding to an .

TAILIEUCHUNG - Chia sẻ tài liệu không giới hạn
Địa chỉ : 444 Hoang Hoa Tham, Hanoi, Viet Nam
Website : tailieuchung.com
Email : tailieuchung20@gmail.com
Tailieuchung.com là thư viện tài liệu trực tuyến, nơi chia sẽ trao đổi hàng triệu tài liệu như luận văn đồ án, sách, giáo trình, đề thi.
Chúng tôi không chịu trách nhiệm liên quan đến các vấn đề bản quyền nội dung tài liệu được thành viên tự nguyện đăng tải lên, nếu phát hiện thấy tài liệu xấu hoặc tài liệu có bản quyền xin hãy email cho chúng tôi.
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.