Đang chuẩn bị liên kết để tải về tài liệu:
Bài giảng Điện tử số - Chương 5: Mạch logic tuần tự

Đang chuẩn bị nút TẢI XUỐNG, xin hãy chờ

Bài giảng Điện tử số - Chương 5: Mạch logic tuần tự trình bày các nội dung chính sau: Khái niệm chung và mô hình toán học, phần tử nhớ của mạch tuần tự, phương pháp mô tả mạch tuần tự, phân tích mạch tuần tự, thiết kế mạch tuần tự, mạch tuần tự đồng bộ. | Bài giảng Điện tử số - Chương 5 Mạch logic tuần tự Nội dung Chương 1 Hệ đếm Chương 2 Đại số Boole và các phương pháp biểu diễn hàm Chương 3 Cổng logic TTL và CMOS Chương 4 Mạch logic tổ hợp Chương 5 Mạch logic tuần tự Chương 6 Mạch phát xung và tạo dạng xung Chương 7 Bộ nhớ bán dẫn V1.0 Bài giảng Điện tử số 116 CuuDuongThanCong.com https fb.com tailieudientucntt Mạch logic tuần tự V1.0 Bài giảng Điện tử số 117 CuuDuongThanCong.com https fb.com tailieudientucntt Nội dung Khái niệm chung và mô hình toán học Phần tử nhớ của mạch tuần tự Phương pháp mô tả mạch tuần tự Phân tích mạch tuần tự Thiết kế mạch tuần tự Mạch tuần tự đồng bộ Mạch tuần tự không đồng bộ Hiện tượng chu kỳ và chạy đua trong mạch không đồng bộ Một số mạch tuần tự thông dụng V1.0 Bài giảng Điện tử số 118 CuuDuongThanCong.com https fb.com tailieudientucntt Khái niệm chung và mô hình toán học Khái niệm chung Mạch logic tuần tự hay còn gọi là mạch dãy - Sequential Circuit. Hoạt động của hệ này có tính chất kế tiếp nhau tức là trạng thái hoạt động của mạch điện không những phụ thuộc trực tiếp lối vào mà còn phụ thuộc vào trạng thái bên trong trước đó của chính nó. Nói cách khác các hệ thống này làm việc theo nguyên tắc có nhớ. x z 1 1 x2 z2 Mô hình toán học Mạch tổ hợp xi zj Z f Q X X - tập tín hiệu vào. Q1 Ql W1 Wk Q - tập trạng thái trong trước đó của mạch. Mạch nhớ W - hàm kích. Z - các hàm ra Sơ đồ khối của mạch tuần tự. Biểu diễn khác Z f Q n X Q n 1 f Q n X Q n 1 là trạng thái tiếp theo của mạch. Q n là trạng thái bên trong trước đó. V1.0 Bài giảng Điện tử số 119 CuuDuongThanCong.com https fb.com tailieudientucntt Trigơ Phần tử nhớ của mạch tuần tự Định nghĩa Trigơ là phần tử có khả năng lưu trữ nhớ một trong hai trạng thái 0 và 1. PR Cấu trúc Trigơ có từ 1 đến một vài lối điều khiển có hai lối ra Q luôn luôn ngược nhau là Q và Q. Tuỳ từng loại trigơ Các có thể có thêm các lối vào lập PRESET và lối vào lối vào xoá CLEAR . Ngoài ra trigơ còn có lối vào đồng bộ điều TRIGƠ CLOCK . Hình bên là sơ đồ

TAILIEUCHUNG - Chia sẻ tài liệu không giới hạn
Địa chỉ : 444 Hoang Hoa Tham, Hanoi, Viet Nam
Website : tailieuchung.com
Email : tailieuchung20@gmail.com
Tailieuchung.com là thư viện tài liệu trực tuyến, nơi chia sẽ trao đổi hàng triệu tài liệu như luận văn đồ án, sách, giáo trình, đề thi.
Chúng tôi không chịu trách nhiệm liên quan đến các vấn đề bản quyền nội dung tài liệu được thành viên tự nguyện đăng tải lên, nếu phát hiện thấy tài liệu xấu hoặc tài liệu có bản quyền xin hãy email cho chúng tôi.
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.