Đang chuẩn bị nút TẢI XUỐNG, xin hãy chờ
Tải xuống
Nội dung giáo trình được biên soạn với dung lượng thời gian đào tạo 150 giờ gồm có: Bài MĐ25-01 Sơ lược về lịch sử và hướng phát triển của vi điều khiển, Bài MĐ25-02 Cấu trúc họ vi điều khiển 8051, Bài MĐ25-03 Tập lệnh 8051, Bài MĐ25-04 Bộ định thời, Bài MĐ25-05 Cổng nối tiếp, Bài MĐ25-06 Ngắt, Bài MĐ25-07 Phần mềm hợp ngữ. | Các chân P3.2 và P3.3 bình thường được dùng cho vào-ra nếu các bít INT0 và INT1 trong thanh ghi IE không được kích hoạt. Sau khi các ngắt phần cứng trong thanh ghi IE được kích hoạt thì bộ vi điều khiển duy trì trích mẫu trên chân INTn đối với tín hiệu mức thấp một lần trong một chu kỳ máy. Theo bảng dữ liệu của nhà sản xuất của bộ vi điều khiển thì “chân ngắt phải được giữ ở mức thấp nhất cho đến khi bắt đầu thực hiện trình phục vụ ngắt ISR. Nếu chân INTn được đưa trở lại mức cao trước khi bắt đầu thực hiện ISR thì sẽ chẳng có ngắt nào xảy ra”. Tuy nhiên trong quá trình kích hoạt ngắt theo mức thấp nên nó lại phải đưa lên mức cao trước khi thực hiện lệnh RETI và lại theo bảng dữ liệu của nhà sản xuất thì “nếu chân INTn vẫn ở mức thấp sau khi lệnh RETI của trình phục vụ ngắt thì một ngắt khác lại sẽ được kích hoạt sau lệnh RETI được thực hiện. Do vậy, để bảo đảm việc kích hoạt ngắt phần cứng tại các chân INTn phải khẳng định rằng thời gian tồn tại tín hiệu mức thấp là khoảng 4 chu trình máy và không được hơn.