TAILIEUCHUNG - đồ án kỹ thuật thu phát, chương 3

Vi mạch 8255A là vi mạch giao tiếp ngoại vi lập trình được PPI (Progammbler Peiphral? Inteacer). Nó thường được dùng trong các cad? cắm thêm vào máy tính để kết nối giao tiếp song song giữa Vi xử lý và thiết bị điều khiển bên ngoài. 1. Sơ đồ chân của 8255A: PA3 PA2 PA1 PA0 RD\ CS\ GND A1 A0 PC7 PC6 PC5 PC4 PC0 PC1 PC2 PC3 PB0 PB1 PB2 PA4 PA5 PA6 PA7 WR\ RẾT D0 D1 D2 D3 D4 D5 D6 D7 Vcc PB7 PB6 PB5 PB4 PB3 | Chương 3 Giới thiệu vi mach 8255A Vi mạch 8255A là vi mạch giao tiếp ngoại vi lập trình được PPI Programmable Peripheral Interfacer . NO thưông được dùng trong cac card cam them vao may tính đe kết nOi giao tiếp song song giữa Vi xử ly va thiết bị đieù khiển ben ngoai. 1. Sơ đồ chan cua 8255A PA3 PA2 PA1 PAo RD CS GND A1 Ao PC7 PC6 PC5 PC4 PCo PC1 PC2 PC3 PBo PB1 PB2 0 8255A PA4 PA5 PA6 PA7 WR RESET Do D1 D2 D3 D4 D5 D6 D7 Vcc PB7 PB6 PB5 PB4 PB3 Sợ đo chan va sô đo logic cùa vi mach 8255A A1 Ao RD WR CS Hoat động L L L H L Port A Bus dư liệù L H L H L Port B Bus dữ liệù H L L H L Port C Bùs dữ liệù L L H L L Bùs dư liệù - Port A L H H L L Bùs dư liệù - Port B H L H L L Bùs dư liệù - Port C H H H L L Bùs dữ liệù Tư điềù khien x x x x H Bùs dữ liệù ợ chế đo Hi-Z H H L H L Cấm x x H H L Bùs dữ liệù ợ chế đo Hi-Z Bảng trạng thái của 8255A 2. Cơ chế hoạt động của 8255A Khi chân RESET ở mức 1 8255A sẽ được khởi động no sẽ thâ nội tất câ 24 chân liẽn quan tởi câc cửâ vâộ râ. Chế độ nây kẽo dâi tởi khi chưởng trình ứng dung viết từ điẽu khiẽn vâộ thânh ghi điẽu khiẽn đẽ xâc định chế độ lâm viẽc cUâ 8255A. Bâ chế độ hộât động cở bân cuâ 8255A lâ - Chế độ 0 vâộ râ thộng thưởng. - Chế độ 1 chột vâộ râ. - Chế độ 2 bus hâi chiẽu. Từ điẽu khiẽn dung đẽ định nghĩâ chẽ độ lâm viẽc chộ 8255A. Cấủ trủc tù điềủ khiển của 8255A D7 D6 D5 D4 D3 D2 D1 Do Nhóm B Port C thấp 1 nháp 0 xuất Port B 1 nháp 0 xuất Chon chế độ 0 chế độ 0 1 chế độ 1 Nhóm A Port C cao 1 nháp 0 xuất Port A 1 nháp 0 xuất Chon chế đo Chế độ 0 Từ điều khiển 1 0 0 D4 D3 0 D1 D0 Chế đo 0 xấc lạp hai port 8 bit A va B va hai port 4 bit nửa cao va nửa thấp cua port C . Bất ky port nao cung co the nhap hoặc xuất dữ liẹu tuy theo cac bit D4 D3 D1 va D0. Dữ lieu được chot khi nhap con khi xuất thì khong . Chế độ 1 Từ đieu khien 1 0 1 D4 D3 1 D1 D0 Chế đo nay ca hai port A va B lam việc ợ chế đo xuất nhập co chot. Port A va B hoat đọng đọc lap nhau moi port co 4 bit đieu khien dư lieu được hình thanh từ 4 bit cao va 4 bit .

TỪ KHÓA LIÊN QUAN
TAILIEUCHUNG - Chia sẻ tài liệu không giới hạn
Địa chỉ : 444 Hoang Hoa Tham, Hanoi, Viet Nam
Website : tailieuchung.com
Email : tailieuchung20@gmail.com
Tailieuchung.com là thư viện tài liệu trực tuyến, nơi chia sẽ trao đổi hàng triệu tài liệu như luận văn đồ án, sách, giáo trình, đề thi.
Chúng tôi không chịu trách nhiệm liên quan đến các vấn đề bản quyền nội dung tài liệu được thành viên tự nguyện đăng tải lên, nếu phát hiện thấy tài liệu xấu hoặc tài liệu có bản quyền xin hãy email cho chúng tôi.
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.