TAILIEUCHUNG - the PCI Bus demystified phần 6

chủ có thể giữ lại quyền sở hữu của xe buýt. Thông thường, các bit thấp hơn ba được điều khiển để 0 và chỉ có 5 bit trên là có thể ghi. Điều này mang lại tối đa của 255 chu kỳ đồng hồ với một chi tiết của các chu kỳ đồng hồ tám. Thơi gian trễ có thể được đọc chỉ nếu chủ không bao giờ bùng nổ nhiều hơn hai giai đoạn dữ liệu. Kích thước bộ nhớ cache-Dòng | PCI Bus Demystified master can retain ownership of the bus. Typically the lower three bits are hardwired to 0 and only the upper 5 bits are writable. This yields a maximum of 255 clock cycles with a granularity of eight clock cycles. The Latency Timer may be read-only if the master never bursts more than two data phases. Cache-Line Size Configuration software writes the system cache line size in DWORD increments to this register. It is required for any master that implements the Memory Write and Invalidate command and for any target that implements cache-line wrap addressing. Masters that implement the advanced read commands should take advantage of this register to optimize their use of the read commands. Cardbus CIS Pointer Optional. Implemented by devices that share silicon between cardbus and PCI devices. It points to the Card Information Structure for the Cardbus implementation. Details of the CIS can be found in revision of the PC Card specification. Capabilities Pointer If Status Register bit 4 1 this read-only byte is a pointer to the first entry of the Capabilities List. It is a byte offset into the devicespecific configuration space. Max_Lat Maximum Latency The specification says that this optional register specifies how often the device needs to gain access to the PCI bus . A better interpretation might be how quickly the master needs access to the bus. Values of Max_Lat are in increments of 250 ns which happens to be about eight clocks at 33 MHz. 102 Plug and Play Configuration The intention is that configuration software can use this value to assign the master to an arbitration priority level. Devices with lower values implying a need for low latency would be assigned to the higher priority levels. Min_Gnt Minimum Grant This register indicates how long the master would like to retain bus ownership when it initiates a transaction. Values of Min_Gnt are in increments of 250 ns or eight clocks at 33 MHz. Configuration software uses this value to set .

TỪ KHÓA LIÊN QUAN
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.