TAILIEUCHUNG - thiết kế mạch điều khiển mô hình cánh tay máy 5 bậc tự do dùng vi xử lý 8085, chương 9

Sử dụng 8279 là một phương pháp dùng phần cứng để giao tiếp với bàn phím ma trận và hiển thị đa hợp. Bất lợi của phương pháp dùng phần mềm là vi xử lí bị bận trong lúc kiểm tra và làm tươi hiển thị. 8279 sẽ thay thế vi xử lí đảm nhận hai nhiệm vụ này. Bất lợi của việc sử dụng 8279 là giá cả. 8279 là một thiết bị dạng DIP –40, có hai phần chính: bàn phím và hiển thị. Phần bàn phím có thể được nối với một ma trận tối đa 64. | Chương 9 CAUTRUC8279 Sử dụng 8279 là một phương pháp dùng phần cứng để giao tiếp vơi bàn phím mà tràn và hiển thị đà hơp. Bất lơi cùà phương phàp dùng phàn mểm là vi xử lí bị bàn trong lùc kiểm trà và làm tươi hiển thị. 8279 sể thày thế vi xử lí đàm nhàn hài nhiểm vụ này. Bất lơi cùà viểc sử dụng 8279 là già cà. 8279 là một thiết bị dàng DIP -40 cộ hài phàn chính bàn phím và hiển thị. Phàn bàn phím cộ thể đươc noi vơi một mà tràn tội đà 64 phím. Sự gộ phím đươc giài này và mà phím đươc lưù vàộ bộ nhơ FIFO bển trộng frist-in-frist-ộùt vàộ trươc rà trươc và một tín hiểù ngàt đươc phàt rà mội làn gộ phím .Phàn hiển thị cộ thể cùng cấp một hiển thị cộ qùểt tội đà 16 hiển thị. Phàn này cộ bộ nhơ RAM 16x8 cộ thể đươc sử dùng để độc ghi thộng tin chộ càc mục đích hiển thị. Phàn hiển thị cộ thể đươc khơi tàộ ơ dàng ghi phài right ểntry hộàc ghi trài lểft ểntry . Tàn số xùng động hộ cấp chộ 8279 tội đà là 3 125 MHZ. Sơ độ khộì lộgic trình bày 4 phàn chính cùà 8259 bàn phím qùét hiển thị và giàộ tiếp vi xử lí. Càc chức nàng cùà càc phàn này đươc mộ tà như dươi đày Pin Configuration RL2 E 1 40 RL3 E 2 39 CLK E 3 38 IRO E 4 37 RL4 E 5 36 RL5 E 6 35 RL6 E 7 34 RL7 E 8 33 RESET E 9 8279 32 RD E 10 31 WR E 11 30 DB0 E 12 29 DB1 E 13 28 DB2 E 14 27 DB3 E 15 26 DB4 E 16 25 DB5 E 17 24 DB6 E 18 23 DB7 E 19 22 Vss E 20 21 Vcc RL1 RL0 CNTL STB SHIFT CPU SL3 Interface SL2 SL1 SL0 OUT B0 OUT B1 OUT B2 OUT B3 OUT A0 OUT A1 Key Data Scan Display Data OUT A2 OUT A3 BD CS A0 Pi n Nam es DB0-7 I O Data Bus Bidirectional CLK I Clock Input RESET I Reset Input CS I Chip Select RD I Read Input WR I Write Input A0 I Buffer Address IRO O Interrupt Request Output SLO-3 O Scan Line RLO-7 I Return Lines SHIFT I Shift Input CN ST I Control Strobe Input OUT A0-3 O Display A Output OUT B0-3 O Display B Outputs BD O Blank Display Output Hinh Sô do chan logic cua 8279 CLK RESET DB0-DB7 RD WR CS A0 IRQ RL0-RL7 CNTL STB Hình Sơ đồ khôi .

TỪ KHÓA LIÊN QUAN
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.