Đang chuẩn bị nút TẢI XUỐNG, xin hãy chờ
Tải xuống
Trong mạch số, mạch tổ hợp là mạch mà trị số ổn định của tín hiệu ra ở thời điểm bất kỳ chỉ phụ thuộc vào tổ hợp các giá trị tín hiệu ngỏ vào ở thời điểm đọTróng mạch tổ hợp, trạng thái mạch điện trước thời điểm xét , tức trước khi có tín hiệu ngỏ vào, không ảnh hưởng đến tín hiệu đầu ra. Đặc điểm cấu trúc mạch tổ hợp là được cấu trúc từ các cổng logic . . | CHƯƠNG 3 MACH LOGIC Tổ HỢP I ĐẶC ĐIỂM CƠ BAN CỦA MACH Tổ HƠP. Trong mạch số mạch tổ hợp là mạch mà trị số ổn định của tín hiệủ ra ợ thôi điểm bất ky chỉ phủ thủổc vào tổ hợp càc già trị tín hiệủ ngổ vào ợ thôi điểm đổ.Trong màch tổ hợp tràng thài màch điện trược thợi điểm xệt tức trược khi cổ tín hiệủ ngổ vào khổng ành hượng đến tín hiệủ đàủ rà. Đặc điệm càu trủc màch tổ hợp là được càu trủc từ càc cổng logic . II PHƯƠNG PHÁP BIỂU THỊ VÁ PHAN TÍCH CHỨC NANG LOGIC . 1 Phương pháp biểu thị chức năng logic. Các phương pháp thường dung để biểu thị chức nang logic cua mách to hơp lá hám so logic báng sự thát sơ đo logic báng Kárnáugh cung co khi biểu thị báng đo thị thơi gián dáng song . Đoi vơi vi mách cơ nho SSI thương biểu thị báng hám logic. Đoi vơi cơ vừá thương biểu thị báng báng sự thát háy lá báng chức náng. Báng chức náng dung hình thức liệt kể vơi mức logic cáo H vá mức logic thấp L để mo tá quán hể logic giữá tín hiểu ngo rá vơi tín hiểu ngo váo cuá mách điển đáng xểt. Chỉ cán tháy giá trị logic cho tráng thái trong báng chức náng thì tá co báng sự thát tương ứng . X1 X2 Xn Z1 Z2 zm Hình 2-1 Sơ đồ khôi mạch tổ hợp LUẬN VAN TOT NGHIỆP GVHD TRẦN VAN TRỌNG Như hình 2-1 cho biết thường co nhiều tín hiệu ngỏ vào và nhiều tín hiệu ngỏ rà. Mỏt càch tỏng quàt hàm logic cUà tín hiệu ngỏ rà co thế viết dười dàng Z1 f1 x1 x2 . xn Z2 f2 x1 x2 . xn Zm fm x1 x2 . xn Cung co thể viết dưới dạng đại lượng vectơ như sau Z F X . 2 Phương pháp phan tích chức nang logic. Các bước phân tích bắt đầu từ sơ đồ mạch logic đã cho để cuối cung tìm rạ hám logic hoác báng sự thát. Viết biểu thức tuán tự từ ngo váo đến ngo rá háy cung co thể ngước lái viết rá biểu thức hám logic củá tín hiểu ngo rá. Rut gon khi cán thiết thì rut gon đến toi thiểu biểu thức ơ trển báng phương pháp đái so háy phưong pháp hình vể. Kể báng sự thát khi cán thiết thì tìm rá báng sự thát báng cách tiến hánh tính toán các giá trị hám logic tín hiểu ngo rá tương ứng vơi to hớp co thể củá các giá trị tín hiểu ngo .